HDB3编码器ASIC的设计
摘要: 在数字通信领域中,HDB3码是一种非常适合在基带信号传输系统中传输的码型,并保持了AMI的优点。为了满足用户的需求,提高通信系统工作稳定性,HDB3编码器专用集成电路(ASIC)集成了插“V”、插“B”和“V”码极性纠正模块,通过仿真和硬件验证,它可以有效消除传输信号中的直流成分和很小的低频成分,可以实现基带信号在基带信道中直接传输与提取,同时能很好地提取定时信号。
关键字: 基带信号; HDB3编码器; 门电路; ASIC
中图分类号: TN911?34;TN492 文献标识码: A 文章编号: 1004?373X(2013)06?0133?03
0 引 言
数字通信的主要目的就是准确无误地传输信道中所携带的信息。数字通信系统中,发送端把数字信号变成适合信道的基带信号(基带调制),然后经过信道进行传输;接收端则把信道中的基带信号还原成原始的数字信号(基带解调),在这个调制解调的过程中首要的问题就是码型的选择问题[1]。HDB3编码具有很多优点:其一,它很容易在其相应基带信号中提取定时信号;其二,HDB3码无直流成分和很小的低频成分;其三,传输效率高。因此,HDB3码非常适合在基带信道中进行传输,并有必要进行HDB3编码器芯片的设计。
1 HDB3编码器ASIC的设计流程
2 HDB3编码器的硬件描述语言设计思路
该HDB3编码器由插入“V”模块、插入“B”模块和“V”码极性纠正模块组成。
4 结 语
该HDB3编码芯片的设计采用了优化技术和巧妙的逻辑电路设计,通过仿真和硬件验证[9],它可以有效消除传输信号中的直流成分和很小的低频成分,实现了基带信号在基带信道中直接传输与提取,并能很好地提取定时信号。最后采用0.25 μm的硅栅工艺绘制版图[10],很大程度上减小了版图面积,且工艺先进、性能稳定,芯片可广泛应用于数字通信领域。
参考文献
[1] 樊昌信.通信原理[M].北京:国防工业出版社,2002.
[2] 夏宇闻,胡燕祥,刁岚松.Verilog HDL数字设计与综合[M].北京:电子工业出版社,2004.
[3] 包淑萍,曾宪武.基于DSP技术的多功能电子测量仪的设计与实现[J].现代电子技术,2007,30(8):1?3.
[4] 王晓聪,何永泰.基于FPGA的HDB3码编码器优化设计与分析[J].现代电子技术,2011,34(24):146?148.
[5] 张巧文,朱仲杰,梁丰.HDB3编码器的优化设计与实现[J].西南交通大学学报,2008,43(1):25?28.
[6] [美] BHASKER J. Verilog HDL综合实用教程[M].北京:清华大学出版社,2004.
[7] 朱勒为,唐宁,赵明剑.利用FPGA实现HDB3编解码功能[J].电子设计工程,2009,17(12):76?79.
[8] 夏宇闻.Verilog 数字系统设计教程[M].北京:北京航空航天大学出版社,2005.
[9] 段吉海,黄智伟.基于CPLD/FPGA的数字通信系统建模与设计[M].北京:电子工业出版社,2009.
[10] MARTIN K W. Digital integrated circuit design [M]. UK: Oxford University Press, 2000.